Zum Hauptinhalt springen
Nicht aus der Schweiz? Besuchen Sie lehmanns.de
Für diesen Artikel ist leider kein Bild verfügbar.

Entwicklung und Implementierung eines Signalgenerators auf einem FPGA

(Autor)

Buch | Softcover
52 Seiten
2019 | 19001 A. 1. Auflage
GRIN Verlag
978-3-668-97534-7 (ISBN)
CHF 34,95 inkl. MwSt
  • Titel nicht im Sortiment
  • Artikel merken
Inhaltsverzeichnis1. Einführung1.1 Allgemeine Grundlagen Signalgeneratoren1.2 Kommerzielle Signalgeneratoren1.3 Wichtige Qualitätsmerkmale1.4 Grundlagen Signalerzeugung1.4.1 Analoge Signalerzeugung1.4.2 Digitale Signalerzeugung mittels DDS (Direct Digital Synthesis)1.5 Beschreibung des Entwicklungssystems Altera DE22. Bedienung2.1 Technische Daten2.2 Beschreibung der Bedienelemente2.3 Menüführung3. Aufbau3.1 D/A-Wandlerboard3.2 VHDL-Komponenten3.2.1 Baugruppe DDS3.2.2 Baugruppen DDS-Display 1 bis 33.2.3 Baugruppe DDS-Control3.2.4 Baugruppe DDS-Frequency Converter3.2.5 Baugruppen DDS-Frequency Divider und DDS-Duty Cycle Divider4. Test4.1 Benötigte Testroutinen / -signale4.1.1 mnu_up.vwf / mnu_down.vwf4.1.2 mnu_up_hold.vwf / mnu_down_hold.vwf4.1.3 freq_1khz.vwf4.1.4 change_freq.vwf4.1.5 change_duty.vwf4.1.6 Weitere Test-Dateien4.2 Messungen5. Durchführen von Änderungen5.1 Änderung der DAC-Wortbreite5.2 Änderung der Systemtaktfrequenz5.3 Änderung / Erweiterung der gespeicherten Signale5.3.1 Verwendung des Hilfsprogramms LookupTableGenerator6. FazitAnhangLiteraturverzeichnis

Inhaltsverzeichnis1. Einführung1.1 Allgemeine Grundlagen Signalgeneratoren1.2 Kommerzielle Signalgeneratoren1.3 Wichtige Qualitätsmerkmale1.4 Grundlagen Signalerzeugung1.4.1 Analoge Signalerzeugung1.4.2 Digitale Signalerzeugung mittels DDS (Direct Digital Synthesis)1.5 Beschreibung des Entwicklungssystems Altera DE22. Bedienung2.1 Technische Daten2.2 Beschreibung der Bedienelemente2.3 Menüführung3. Aufbau3.1 D/A-Wandlerboard3.2 VHDL-Komponenten3.2.1 Baugruppe DDS3.2.2 Baugruppen DDS-Display 1 bis 33.2.3 Baugruppe DDS-Control3.2.4 Baugruppe DDS-Frequency Converter3.2.5 Baugruppen DDS-Frequency Divider und DDS-Duty Cycle Divider4. Test4.1 Benötigte Testroutinen / -signale4.1.1 mnu_up.vwf / mnu_down.vwf4.1.2 mnu_up_hold.vwf / mnu_down_hold.vwf4.1.3 freq_1khz.vwf4.1.4 change_freq.vwf4.1.5 change_duty.vwf4.1.6 Weitere Test-Dateien4.2 Messungen5. Durchführen von Änderungen5.1 Änderung der DAC-Wortbreite5.2 Änderung der Systemtaktfrequenz5.3 Änderung / Erweiterung der gespeicherten Signale5.3.1 Verwendung des Hilfsprogramms LookupTableGenerator6. FazitAnhangLiteraturverzeichnis

Erscheinungsdatum
Sprache deutsch
Maße 210 x 297 mm
Gewicht 181 g
Themenwelt Mathematik / Informatik Informatik
Schlagworte Altera • DAC • D/A-Wandler • DDS • FPGA • Funktionsgenerator • Modulation • quartus • Signalerzeugung • Signalgenerator • VHDL
ISBN-10 3-668-97534-5 / 3668975345
ISBN-13 978-3-668-97534-7 / 9783668975347
Zustand Neuware
Informationen gemäß Produktsicherheitsverordnung (GPSR)
Haben Sie eine Frage zum Produkt?
Mehr entdecken
aus dem Bereich
Schritt für Schritt einfach erklärt

von Philip Kiefer; Günter Born

Buch | Hardcover (2024)
Markt + Technik (Verlag)
CHF 20,90