Architektur und Betrieb von Rechensystemen
Parallelrechner I.- Das SUPRENUM-System: Architektur, Software und Anwendungen.- Parallele Ausführung sequentieller Programme auf Multiple Processing Systems.- Optimizing the Peak-Performance of Vector Units with Dynamically Allocatable Vector Registers.- Parallelrechner II.- Connection Structures - a Component of Parallel Programming Languages.- A Multigrid Algorithm on Hypercube Systems.- A Systolic Algorithm for the Generalized Transitive Closure.- Proze?kommunikation.- Proze?kommunikation mit asynchronem Empfangen.- Baumorientierte Kommunikation in verteilten Systemen.- Linda integriert in Modula-2 - ein Sprachkonzept für portable parallele Software.- RISC-Architekturen I.- Code Generation and RISC Architectures.- Colibri: Ein Testfall für die RISC-Philosophie.- Die Befehlspipeline des COLIBRI-Systems.- RISC-Architekturen II.- Reorganisieren von Basisblöcken für Pipeline-Prozessoren.- Eine flexible Entwurfsumgebung für RISC-ähnliche Prozessorarchitekturen.- Funktionsorientierte Architekturen.- System Architectures for Functional Programming Languages: Problems and Solutions.- Compiled Graph Reduction on a Processor Network.- An Or-Parallel Logic Programming Machine for Non-shared Memory Architectures.- Konzept eines flagorientierten vollparallelen Assoziativprozessors auf der Basis der Flagalgebra.- Koprozessoren.- Transaktionsorientierte Datenverwaltung in einem intelligenten Disk Controller.- Überlegungen zu einer Hardware-Architektur zur schnellen Analyse von Programmiersprachen.- Alternative Rechnerarchitektur für Datenübertragungs-Controller mit hohen Datenraten.- Rechnernetze I.- Rechnernetze - Realisierung, Standardisierung, weitere Entwicklung.- Rechnernetze II.- A Tool for Measuring and Monitoring Distributed Systems During Operation.-Workload Modeling for Computer Networks.- Automatische Codegenerierung für Protokolle in der ISO-Syntax ASN.1.- Hardware-Entwurf.- Microprocessor Features a la Carte.- Validation in Top Down Design Including Test Pattern Generation.- SAMP: A General Purpose Processor Based on a Self-Timed VLIW Structure.- Gezielte Erzeugung von Zugriffskonflikten zu Testzwecken.
| Erscheint lt. Verlag | 3.3.1988 |
|---|---|
| Reihe/Serie | Informatik-Fachberichte |
| Zusatzinfo | IX, 405 S. 17 Abb. |
| Verlagsort | Berlin |
| Sprache | deutsch |
| Maße | 170 x 244 mm |
| Gewicht | 700 g |
| Themenwelt | Mathematik / Informatik ► Informatik ► Netzwerke |
| Schlagworte | Design • Entwurf • Funktion • Graph • Hardware • Linda • Processing • Rechnernetz • RISC-Architektur • Syntax • System • Test • Transaktion • Verteilte Systeme • Zweck |
| ISBN-13 | 9783540189947 / 9783540189947 |
| Zustand | Neuware |
| Informationen gemäß Produktsicherheitsverordnung (GPSR) | |
| Haben Sie eine Frage zum Produkt? |
aus dem Bereich