Zum Hauptinhalt springen
Nicht aus der Schweiz? Besuchen Sie lehmanns.de
Grundlegend optimierter Entwurf eines AES-Algorithmus in FPGA - Hrushikesh Deshpande, Kailash Karande

Grundlegend optimierter Entwurf eines AES-Algorithmus in FPGA

Buch | Softcover
76 Seiten
2024
Verlag Unser Wissen
9786208393045 (ISBN)
CHF 76,85 inkl. MwSt
  • Titel nicht im Sortiment
  • Artikel merken
Dieses Buch konzentriert sich hauptsächlich auf die Forschung im aktuellen Bereich der Netzwerksicherheitsalgorithmen und deren optimierten Entwurf im Bereich der Flächenoptimierung. Dieses Buch richtet sich an ein breites Spektrum von Lesern, die von einem Verständnis des AES-Algorithmus und seines Gesamtprozesses in Verbindung mit der VHDL-Softwareimplementierung auf Xilinx-FPGA-Bausteinen profitieren werden. Dazu gehören Studenten und Fachleute auf dem Gebiet der Datenverarbeitung und Datenkommunikation, Designer und Implementierer sowie Kunden und Manager im Bereich Datenkommunikation und Netzwerke. Dieses Buch ist so konzipiert, dass es für Leser mit wenig oder mehr Hintergrundwissen über kryptografische Algorithmen in sich abgeschlossen ist.

Prof. H.S.Deshpande, der als Assistenzprofessor am S.K.N.Sinhgad College of Engineering arbeitet, schloss sein ME(Electronics Engineering) mit einem Projekt ab, das auf der optimierten Implementierung von Netzwerksicherheitsalgorithmen in FPGA basiert. Die Optimierung erfolgte im Bereich der Reduzierung der Anzahl der Slices durch die bevorzugte Verwendung der statischen RAM-Struktur in FPGA CLBs.

Erscheinungsdatum
Sprache deutsch
Maße 152 x 229 mm
Gewicht 122 g
Themenwelt Mathematik / Informatik Informatik Netzwerke
Schlagworte AES (Advanced Encryption Standard) • ATM (Asynchronous Transfer Mode) • FIPS (Federal Information Processing Standards) • FPGA (Field Programmable Gate Array) • TCP (Transmission Control Protocol)
ISBN-13 9786208393045 / 9786208393045
Zustand Neuware
Informationen gemäß Produktsicherheitsverordnung (GPSR)
Haben Sie eine Frage zum Produkt?
Mehr entdecken
aus dem Bereich